HOME»基本情報技術者試験掲示板»基本情報技術者令和元年秋期 午前問21 クロック
投稿する
8ビットまでしか値を保持できないので、最初に取得した1は左シフトであふれました。
基本情報技術者令和元年秋期 午前問21 クロック [4053]
シャープさん(No.1)
基本情報技術者令和元年秋期 午前問21の、クロック・レジスタ・ビットについて質問です。
問題は以下のURLです。
https://www.fe-siken.com/kakomon/01_aki/q21.html
(問題文)
クロックの立上りエッジで,8ビットのシリアル入力パラレル出力シフトレジスタの内容を上位方向ヘシフトすると同時に正論理のデータをレジスタの最下位ビットに取り込む。また,ストローブの立上りエッジで値を確定する。各信号の波形を観測した結果が図のとおりであるとき,確定後のシフトレジスタの値はどれか。ここで,数値は16進数で表記している。
(疑問点)
答えが10001101の16進数表記のようですが、取得されたはずの110001101の一番最初の1はどこに行ってしまったのでしょうか?
よろしくお願いいたします。
問題は以下のURLです。
https://www.fe-siken.com/kakomon/01_aki/q21.html
(問題文)
クロックの立上りエッジで,8ビットのシリアル入力パラレル出力シフトレジスタの内容を上位方向ヘシフトすると同時に正論理のデータをレジスタの最下位ビットに取り込む。また,ストローブの立上りエッジで値を確定する。各信号の波形を観測した結果が図のとおりであるとき,確定後のシフトレジスタの値はどれか。ここで,数値は16進数で表記している。
(疑問点)
答えが10001101の16進数表記のようですが、取得されたはずの110001101の一番最初の1はどこに行ってしまったのでしょうか?
よろしくお願いいたします。
2022.03.25 23:07
chihiroさん(No.2)
★FE プラチナマイスター
>8ビットのシリアル入力パラレル出力シフトレジスタ
8ビットまでしか値を保持できないので、最初に取得した1は左シフトであふれました。
2022.03.26 10:21
シャープさん(No.3)
chihiroさん
ご回答ありがとうございます。
溢れたということなんですね。
早速のご回答ありがとうございました。
ご回答ありがとうございます。
溢れたということなんですね。
早速のご回答ありがとうございました。
2022.03.27 09:46